

# 数字 EDA 基础 上机实验报告

| 学 | 院 | <u>电子信息工程学院</u> |
|---|---|-----------------|
| 班 | 级 | 130231 班        |
| 姓 | 名 | 何沃洲             |
| 学 | 묵 | 13021264        |

2016年6月

# 目 录

| 实验一  | 简单组合逻辑设计                | 3  |
|------|-------------------------|----|
| 实验二  | 简单分频时序电路的设计             | 5  |
| 实验三  | 利用条件语句实现计数分频时序电路        | 10 |
| 实验四  | 阻塞赋值与非阻塞赋值的区别           | 12 |
| 实验五  | 用 always 块来实现较复杂的组合逻辑电路 | 14 |
| 实验六  | 在 Verilog HDL 中使用函数     | 16 |
| 实验七  | 在 Verilog HDL 中使用任务     | 18 |
| 实验八  | 利用有限状态机进行时序逻辑的设计        | 21 |
| 实验九  | 利用状态机实现比较复杂的接口设计        | 23 |
| 实验十  | 通过模块实例调用实现大型系统的设计       | 26 |
| 实验十- | 一 简单卷积器的设计              | 31 |
| 实验十二 | 二 利用 SRAM 设计一个 LIFO     | 36 |
| 附录   |                         | 42 |
|      |                         |    |

# 实验一 简单组合逻辑设计

#### 1. 实验目的

- (1) 掌握基本组合逻辑电路的实现方法;
- (2) 初步了解两种基本组合逻辑电路的生成方法:
- (3) 学习测试模块的编写;
- (4) 通过综合和布局布线了解不同层次仿真的物理意义。

#### 2. 实验内容

设计一个字节比较器: 比较两个字节的大小,如 a[7:0]大于 b[7:0],则输出高电平,否则输出低电平,并改写测试模型,使其能进行比较全面的测试。

以下为比较器和测试程序代码:

```
测试文件 Test1.v
`timescale 1ns/1ns
module Test1;
 reg [7:0]a,b;
 reg clk;
 wire equal;
 initial
   begin
     a=0;
    b=0;
    clk=0;
   end
   always #100 clk=~clk;
   always @ (posedge clk)
    begin
      a=$random%128;
      b=$random%128;
    end
   initial
    begin #100000 $stop;
     end
 comparator
comparator(.in1(a),.in2(b),.out(equa
1));
endmodule
```

#### (1) 字节比较器的实现

这个比较器应当有 3 个对外的端口,分别是:两个 8 位数据的输入端口,一个比较结果的输出端口。由于比较器的输出结果是随着输入变化立即变化的,因此这是一个组合逻辑的电路。主程序很容易实现。指导书中给出了一个可综合的数据比较器的示例程序,其中数据a, b 均为 1bit。我们可以在模块中将 a、b 的定义改为字节型,即"input [7:0] a, b;"。

#### (2) 测试程序的改进

书中所给的测试方法一原理很简单,但只对 a、b 等于 0 或 1 的情况进行了验证。测试模块要产生随机的两个 8 位输入数据,因此利用系统任务\$random 来实现。通过一个时钟,每隔一段时间产生两个新的随机数,更充分地验证了 a 大于、小于、等于 b 时的输出情况。

#### 4. 实验结果

波形:实验后得到的实验波形如下:



可以发现当 a>b,equ 输出高电平,反之输出了低电平,符合题目设计要求。

#### 5. 思考题

在测试方法中,第二个 initial 有什么用?它与第一个 initial 块有什么关系?如果在第二个 initial 块中没有写#100000 或者\$stop, 仿真会如何进行?比较两种测试方法,哪一种方法更为全面?

- 1) 第二个 initial 块控制仿真何时停止;与第一个 initial 块同时开始互不影响;如果没有写#100000 则仿真开始时立即停止,没有写\$stop 则仿真到达系统设置的时间才会停止;与第一种测试方法相比,这种方法覆盖到的数据更为广泛因而更为全面。在测试方法二中,第二个 initial 块用于设置仿真时长。
- 2) 它与第一个 initial 块为并行的关系。同一个测试文件中,可以有多个 initial 块,且 均从 0 时刻,也就是模块运行开始时刻顺序运行,都只运行一次。
- 3) 如果在第二个 initial 块中,没有写#100000 \$stop, 仿真将会按测试界面设置的仿真时间进行仿真。(如下图)



4) 第二种测试方法更全面,因为第二种测试方法产生的 a 和 b 的值是随机的,可以测试多种情况,具有普遍性;而第一种测试方法只能按照测试文件中给定的数据进行测试,不具有普遍性。

#### 6. 实验总结

本次实验是 Verilog 上机的第一个实验,内容比较简单,并且课本上已经给出了范例,只需要稍加修改便可以写出程序的代码。课本给出的示例代码其实有点冗余,是为了做示范需要,所以写了两个 initial 块,实际上代码可以都写在一个里面。

### 实验二 简单分频时序电路的设计

#### 1. 实验目的

- (1) 掌握最基本时序电路的实现方法;
- (2) 学习时序电路测试模块的编写:
- (3) 学习综合和不同层次的仿真。

#### 2. 实验内容

依然做 clk\_in 的 2 分频 clk\_out, 要求输出时钟的相位与上面的 1/2 分频器的输出正好相反。编写测试模块给出仿真波形。

实验代码如下:

```
**********
                                    **********
          Freq divider1.v
                                              测试文件 Test2.v
**********
                                    **********
                                    `timescale 1ns/1ns
module
Freq_divider1(reset,clk_in,clk_out1,
                                    module Test1;
clk out2);
                                      `timescale 1ns/1ns
                                    `define clk_cycle 100
 input reset,clk in;
 output clk out1,clk out2;
                                    module Test2;
 reg clk_out1,clk_out2;
                                     reg clk_in,reset;
                                     always #`clk_cycle clk_in=~clk_in;
 always @(posedge clk in)
                                     initial
  begin
                                       begin
    if (!reset)
                                          clk in=1;
    begin
                                         reset=0;
     clk_out1=1;
                                        #10 reset=0;
     clk out2=0;
                                        #10 reset=1;
    end
                                        #10000 $stop;
    else
                                       end
    begin
                                       Freq_divider1
                                    Freq divider1(.reset(reset),.clk in(
     clk out1=~clk out1;
     clk_out2=~clk_out2;
                                    clk_in),.clk_out1(clk_out1),.clk_out
                                    2(clk out2));
    end
   end
                                      endmodule
endmodule
```

#### 3. 设计思路

书中给出的 2 分频器实例中,在 reset=0 时将 clk\_out 初始值置为零,而在 reset=1 后在 clk\_in 上升沿对 clk\_out 进行求反运算。

若要使相位相反,将 clk\_out 初值设为 1 即可,这样在 reset=1 后在 clk\_in 上升沿对 clk\_out 进行求反运算,即可产生相位与示例相反的 2 分频输出。

#### 4. 实验结果

波形: 实验结束后波形如下



可以发现 out1, out2 频率为 clk 频率一半而且反相,符合实验要求。

#### 5. 思考题

如果没有 reset 信号可否控制二分频信号的相位? 只用 clk 时钟沿的触发如何直接产生 4、8、16 分频的信号? 如何只用 clk 时钟沿的触发直接产生占空比不同的分频时钟:

- (1) 如果没有 reset 信号,可以通过在测试文件中的 initial 块中设置 clk\_in 的初值为 1 来使输出反相。
- (2) 只用 clk 时钟沿的触发可以通过一个计数器来产生其他分频的时钟,并且通过调节计数器的值来产生不同占空比的分频时钟。这需要分为偶数分频和奇数分频,采用不同方法实现,代码如下:

#### 任意偶数分频

module evendiv\_tb;

wire out;

```
module even( input
                       clk,rst,
                                     // N 分频, N 为偶数
                  input[7:0]N,
                  output reg
                                out);
reg[7:0] cnt;
always @(posedge clk)
    begin
         if(!rst)
              begin
                  out <= 0;
                  cnt <= 0;
              end
         else if(cnt==N/2-1)
              begin
                  out<=~out;
                  cnt<=0;
              end
         else
              cnt<=cnt+1;
    end
    endmodule
测试文件 anydiv_tb.v:
`timescale 1ns/1ns
```

```
clk,rst;
reg
reg[7:0] N;
initial
    begin
         N=50;
         rst=1;
         clk=0;
         #10000 $stop;
    end
always #10 clk=~clk;
                       // 50MHz clk
even div(clk,rst,N,out);
endmodule
任意奇数分频
module odd(clk_out,clk_p,clk_n,clk_in,rst);
output clk_out;
output clk_p,clk_n;
input clk_in,rst;
reg [2:0] cnt_p,cnt_n;
reg clk_p,clk_n;
                            // N 分频, N 为奇数
parameter N=5;
always @ (posedge clk_in or negedge rst)
begin
    if(!rst)
         cnt_p \le 0;
    else if(cnt_p==N-1)
         cnt_p <=0;
    else
         cnt_p \le cnt_p + 1;
end
always @ (posedge clk_in or negedge rst)
begin
    if(!rst) clk_p <= 0;
    else if(cnt_p = (N-1)/2)
                 clk\_p <= !clk\_p;
        else if(cnt_p==N-1)
                 clk_p <= !clk_p;
end
always @ (negedge clk_in or negedge rst)
begin
        if(!rst)
                    cnt_n <= 0;
        else if(cnt_n==N-1)
                                  cnt_n <=0;
                   else cnt_n \le cnt_n + 1;
```

```
end
always @ (negedge clk_in or negedge rst)
begin
    if(!rst) clk_n <= 0;
    else if(cnt_n = (N-1)/2)
                 clk_n <= !clk_n;
        else if(cnt_n==N-1)
                 clk_n \le !clk_n;
end
assign \ clk\_out = clk\_p \mid clk\_n;
endmodule
测试文件:
`timescale 1ns/1ns
                    //50MHz clk_in
module fp_odd_tb;
wire clk_out;
wire clk_p,clk_n;
reg clk_in;
reg rst;
initial
    begin
         rst=1;
         clk_in=0;
         #20 rst=0;
         #120 rst=1;
         #10000 $stop;
    end
always #10 clk_in=~clk_in;
odd odddiv(clk_out,clk_p,clk_n,clk_in,rst);
endmodule
产生占空比不同的分频
module ratio( output out
              input
                       clk,rst,
              input[7:0] N);
              parameterhigh=10;
                                     //(high/N)为占空比,此处为 10/50=1/5
              reg[7:0] cnt;
always @(posedge clk)
    begin
         if(!rst)
              cnt<=0;
         else if(cnt==N/2-1)
              cnt<=0;
         else
```

```
cnt <= cnt + 1;
    end
    assign
              out=(cnt<high/2)?1:0;
endmodule
测试文件 ratio_tb.v:
`timescale 1ns/1ns
module ratio_tb;
wire out;
reg
         clk,rst;
reg[7:0] N;
initial
    begin
         N=8'd50;
         rst=1;
         clk=0;
         #50 rst=0;
         #150 rst=1;
         #10000 $stop;
    end
always #10 clk=~clk;
                       // 50MHz clk
ratio div(out,clk,rst,N);
endmodule
```

#### 6. 实验总结

本次实验是 Verilog 上机的第二个实验,练习了常用的时序逻辑电路的设计——分频器。 其中二分频的设计比较简单,任意分频的设计则不那么简单,也是很经典的问题。我通过上 网查资料了解了奇偶分频的不同和任意占空比的产生方法,具体内容已经写到了实验报告中, 弄清分频问题的确很有收获。

# 实验三 利用条件语句实现计数分频时序电路

#### 1. 实验目的

- (1) 掌握条件语句在简单时序模块设计中的使用;
- (2) 学习在 Verilog 模块中应用计数器;
- (3) 学习测试模块的编写、综合和不同层次的仿真。

#### 2. 实验内容

利用 10MHz 的时钟设计一个单周期形状的周期波形。单周期形状如下:

20μs 10μs 20μs

代码:

```
Freq_divider2.v
**********
module Freq divider2(reset,clk,out);
 input reset, clk;
 reg [8:0] flag1;
 reg [8:0] flag2;
 output out;
 reg out;
 always @ (posedge clk)
   begin
    if(!reset)
      begin
        flag1=0;
        flag2=0;
       out=0;
      end
    else
      begin
        if (out==1)
         begin
           if (flag1==100)
             begin
              flag1=1;
              out=~out;
             end
           else
             begin
                flag1=flag1+1;
             end
```

```
end
       else
         begin
          if (flag2==400)
           begin
             flag2=1;
             out=~out;
            end
          else
            begin
               flag2=flag2+1;
            end
         end
      end
   end
 endmodule
***********
          测试文件 Test3.v
**********
`timescale 1ns/1ns
`define clk halfcycle 50
module Test3;
 reg clk, reset;
 wire out;
 always #`clk halfcycle clk=~clk;
 initial
   begin
      clk=0;
      reset=0;
    #100 reset=1;
```

```
#1000000 $stop; Freq_divider2(.reset(reset),.clk(clk
end ),.out(out));
Freq_divider2 endmodule
```

书中给出的分频器是将 10M 时钟分频成 500K 输出,以计数的方式进行分频。10M 时钟周期为 0.1us,500K 时钟周期为 2us,因此每计数 20 次令输出翻转,即可形成 500K 时钟输出。而在题目要求中,输出波形为 40us 低电平接 10us 高电平,因此在复位后将输出初始化为低电平,先计数 400 次翻转,再计数 100 次翻转,如此循环,即可生成题目所要求的波形输出。

#### 4. 实验结果

波形: 仿真结束后获得的波形如下图所示



由图可以看出,所输出的波形单个周期的形状与题目要求相同。

#### 5. 实验总结

本次实验是 Verilog 上机的第三个实验,一开始我以为是只输出一个周期,思考了好久没想出来方法,后来跟同学交流发现是要把这个作为周期波形输出,于是就简单多了,结合实验二中任意分频任意占空比的方法很容易就能完成。

# 实验四 阻塞赋值与非阻塞赋值的区别

#### 1. 实验目的

- (1) 通过实验,掌握阻塞赋值与非阻塞赋值的概念以及区别;
- (2) 了解非阻塞和阻塞赋值的不同使用场合;
- (3) 学习测试模块的编写、综合和不同层次的仿真。

#### 2. 实验内容

内容:在 blocking 模块中按如下两种写法,仿真与综合仿真的结果会有什么样的变化,做出仿真波形,分析综合结果。

```
1) always@(posedge clk)
begin
c=b;
b=a;
end
2) always@(posedge clk) b=a;
always@(posedge clk) c=b;
```

代码如下:

```
测试文件 Test4.v
*******
`timescale 1ns/100ps
module Test4;
 wire [3:0] b1,c1,b2,c2;
 reg [3:0] a;
 reg clk;
 initial
  begin
    clk=0;
    forever #50 clk=~clk;
   end
 initial
 begin
   a=4 h3;
   //$display("
   #100 a=4'h7;
   //$display("
   #100 a=4'hf;
   //$display("___ ");
   #100 a=4'ha;
    //$display("
                      ");
   #100 a=4 h2;
```

```
//$display("_____");
   #100
   //$display("_____");
  $stop;
 end
 blocking1 blocking1(clk,a,b1,c1);
 blocking2 blocking2(clk,a,b2,c2);
endmodule
***********
       blocking1.v & blocking2.v
**********
module blocking1(clk, a,b,c);
 output [3:0] b,c;
 input [3:0] a;
 input clk;
 reg [3:0] b,c;
 always @(posedge clk)
  begin
    c = b;
    b = a;
$display("Blocking1: a = %d,
b = %d, c = %d.",a,b,c);
   end
 endmodule
```

```
module blocking2(clk, a,b,c);
  output [3:0] b,c;
  input [3:0] a;
  input clk;
  reg [3:0] b,c;
  always @(posedge clk)
    c = b;
  always @(posedge clk)
  begin
  b = a;
  $display("Blocking2: a = %d, b)
    = %d, c = %d.",a,b,c);
  end
  endmodule
```

将书中所给 blocking 模块中的赋值部分改为题目所给的两种方式,进行仿真,观察输出波形是否有差异,以了解阻塞赋值法的不同赋值顺序及方式与非阻塞赋值方式相比是不是会产生不同的效果。

#### 4. 实验结果

波形:结束仿真后,所获得的波形如下图所示



由此可见,当采用第一种方式时,第一个时钟上升沿,c 未被赋值,而采用第二种方式时,c 与 b 都在时钟的第一个上升沿被赋值。

#### 5. 实验总结

两种阻塞赋值方式输出结果不同,第一种方式为真正的阻塞赋值,第二种在功能上实际 上实现了非阻塞赋值。

在本次实验中,通过改变赋值模块中的赋值顺序和方式,并观察仿真波形,更深刻地认识到了阻塞赋值与非阻塞赋值方法的不同。在 always 模块中,阻塞赋值语句是顺序执行的,前一句没执行完不能执行后面一句,而非阻塞赋值语句是并发执行的。在第一种方式中,b 先赋给 c, a 再赋给 b; 而第二种方式中,两个 always 块并行执行,a 赋给 b 与 b 赋给 c 的操作同时执行,因此两种方式的效果不同。

在时序逻辑电路中,通常使用非阻塞赋值,不仅可以防止竞争冒险现象,而且综合出来的及诶过正式我们想要的电路结构。而组合逻辑电路中则多用阻塞赋值,否则可能出现我们意想不到的综合结果。

# 实验五 用 always 块来实现较复杂的组合逻辑电路

#### 1. 实验目的

- (1) 掌握用 always 实现较大组合逻辑电路的方法;
- (2) 进一步了解 assign 与 always 两种组合电路实现方法的区别和注意点;
- (3) 学习测试模块中随机数的产生和应用;
- (4) 学习综合不同层次的仿真, 并比较结果。

#### 2. 实验内容

运用 always 块设计一个 8 路数据选择器。

要求:每路输入数据与输出数据均为 4 位二进制数,当选择开关或输入数据发生变化时,输出数据也相应的变化。

```
代码:
                  select.v
module
                                           module Test5;
select(a1,a2,a3,a4,a5,a6,a7,a8,out,
flag);
 input [3:0]
                                            reg clk;
a1, a2, a3, a4, a5, a6, a7, a8;
                                            initial
 input [2:0] flag;
                                              clk=0;
 output [3:0] out;
 reg [3:0] out;
   always @(flag)
                                            parameter
   begin
     case(flag)
       3'b000: out=a1;
      3'b001: out=a2;
      3'b010: out=a3;
      3'b011: out=a4;
       3'b100: out=a5;
       3'b101: out=a6;
      3'b110: out=a7;
       3'b111: out=a8;
                                              begin
       default: out=4'bx;
     endcase
                                              end
   end
                                           select select
endmodule
```

```
**********
             测试文件 Test5.v
timescale 1ns/1ns
 reg[2:0] flag;
 wire[3:0] out;
 always #50 clk=~clk;
 always #100000 $stop;
   a1=4'b0000,
    a2=4'b0001,
   a3=4'b0010,
   a4=4'b0011,
   a5=4'b0100,
    a6=4'b0101,
   a7=4'b0110,
    a8=4'b0111;
 always @ (posedge clk)
    flag={$random}%8;
(a1, a2, a3, a4, a5, a6, a7, a8, out, flag);
endmodule
```

将 flag 作为数据选择开关,当其取值为 0、1、2、3、4、5、6、7 时,分别使输出 out 等于对应的 a0、a1、a2、a4、a5、a6、a7。在测试程序中,利用系统任务\$random,每一个时钟上升沿,产生随机数,生成四位二进制数输入到 flag,以检验数据选择器功能。

#### 4. 实验结果

波形: 仿真结束后,得到的波形如下图所示



由上图可以看出:每路输入数据与输出数据均为对应的二进制数,当选择开关或输入数据发生变化时,输出数据也相应的变化。符合题目要求。

#### 5. 实验总结

本次实验是 Verilog 上机的第五个实验,是一个较为复杂的组合逻辑电路。这次我学习了数据选择器模块的编写,也进一步熟悉了 always 与 case 的结合使用以及系统任务\$random 结合取余运算生成随机数的办法。

之前我曾设想简化代码,将输入像 C 语言那样做成数组形式,后来编译发现不通过,原因是端口不能为数组,这也让我增长了设计经验。

# 实验六 在 Verilog HDL 中使用函数

#### 1. 实验目的

- (1) 了解函数的定义和在模块设计中的使用;
- (2) 了解函数的综合性问题;
- (3) 了解许多综合器不能综合复杂的算术运算

#### 2. 实验内容

设计一个带控制端的逻辑运算电路,分别完成正整数的平方、立方和最大数为 5 的阶乘运算,要求可综合。编写测试模块。

#### 代码:

```
module
calculator(in,out,flag,reset);
 input [2:0] in;
 output [7:0] out;
 input [1:0] flag;
 input reset;
 reg [7:0] out;
 always @(*)
 if(!reset)
    begin
     case (flag)
      2'b00: out=square(in);
      2'b01: out=cube(in);
      2'b10: out=factorial(in);
      default: out=out;
     endcase
   end
 else out=0;
   function [7:0] square;
     input [2:0] a;
     assign square=a*a;
   endfunction
   function [7:0] cube;
     input [2:0] b;
     assign cube=b*b*b;
   endfunction
   function [7:0] factorial;
     input [2:0] c;
     reg [2:0] index;
    begin
      factorial=c?1:0;
```

```
for(index
=2;index<=c;index=index+1)
         factorial=index*factorial;
     end
   endfunction
endmodule
`timescale 1ns/1ns
module Test6;
 reg [2:0] in;
 reg [1:0] flag;
 wire[7:0] out;
 reg reset;
 req clk;
 initial
   begin
     in=0;
     flag=0;
     clk=0;
     reset=1;
     #100 reset=0;
     #1000
             $stop;
  always #50 clk=~clk;
  always @ (posedge clk)
   begin
     in<={$random}%8;</pre>
     flag<={$random}%4;</pre>
   end
   calculator
calculator(in,out,flag,reset);
endmodule
```

- 1. 首先这个逻辑运算电路应当有 3 个对外的端口,分别是:一个数据输入端口;一个 2 位的功能控制端口;一个结果的输出端口。
- 2. 由于阶乘的最大数为 5, 因此输入最大数据为 5, 输出最大数据为 5! =120 设输入数据为 3 位, 输出数据为 8 位。
- 3. 通过条件语句来选择不同的函数功能,每个函数功能分别编写来提高程序的可读 性和可移植性。
- 4. 测试模块产生随机的输入数据以及控制信号,因此利用系统任务\$random 来实现。 通过一个时钟,每一个上升沿产生新的随机数,以检测逻辑运算电路在不同输入 下的三种运算功能。

#### 4. 实验结果

波形: 仿真后得到的波形如下图所示:



由图可见,本实验完成了题目所要求的平方、立方、阶乘功能,符合实验要求。

#### 5. 实验总结

本次实验是 Verilog 上机的第六个实验,是一个较为复杂的组合逻辑电路。其中运用了函数来实现一些模块化的功能,增强了程序的可读性和可移植性。在今后进行 Verilog 程序设计的时候,也应当多用这样的写法。

#### 6. Verilog 可综合的总结

- (1) 所有综合工具都支持的结构: always, assign, begin, end, case, wire, tri, aupply0, supply1, reg, integer, default, for, function, and, nand, or, nor, xor, xnor, buf, not, bufif0, bufif1, notif0, notif1, if, inout, input, instantitation, module, negedge, posedge, operators, output, parameter
- (2) 所有综合工具都不支持的结构: time, defparam, \$finish, fork, join, initial, delays, UDP, wait
- (3) 有些工具支持有些工具不支持的结构: casex, casez, wand, triand, wor, trior, real, disable, forever, arrays, memories, repeat, task, while

# 实验七 在 Verilog HDL 中使用任务

#### 1. 实验目的

- (1) 掌握任务在 verilog 模块设计中的应用;
- (2) 学会在电平敏感列表的 always 中使用拼接操作、任务和阻塞赋值等语句,并生成复杂组合逻辑的高级方法。

#### 2. 实验内容

用两种不同的方法设计一个功能相同的模块,该模块能完成四个 8 位 2 进制输入数据的冒泡排序。第一种,模仿上面的例子用纯组合逻辑实现,第二种假设 8 位数据是按照时钟节拍串行输入的,要求用时间触发任务的执行法,每个时钟周期完成一次数据交换的操作。比较两种方法的运行速度和所消耗资源的不同。

代码:实验所使用的代码如下

```
**********
                                                   tmp=x;
            sort1.v & sort2.v
                                                   x=y;
***********
                                                   y=tmp;
module
                                                 end
sort1(a,b,c,d,ra,rb,rc,rd,reset);
                                              endtask
 input[7:0] a,b,c,d;
                                            endmodule
 output[7:0] ra,rb,rc,rd;
 reg[7:0] ra, rb, rc, rd;
                                          module
 reg[7:0] va, vb, vc, vd;
                                          sort2(clk, reset, ra, rb, rc, rd, a);
 input reset;
                                          output[7:0] ra, rb, rc, rd;
 always @ (a or b or c or d)
                                          input[7:0] a;
 if(!reset)
                                          input clk, reset;
                                          reg[7:0] ra, rb, rc, rd;
   begin
     {va, vb, vc, vd}={a,b,c,d};
                                          reg[7:0] va, vb, vc, vd;
     sort(va, vc);
                                          always @ (posedge clk)
     sort (vb, vd);
                                           begin
     sort (va, vb);
                                             if(reset)
     sort(vc,vd);
                                               begin
     sort(vb,vc);
                                                 va<=0; vb<=0; vc<=0; vd<=0;</pre>
     {ra,rb,rc,rd}={va,vb,vc,vd};
                                               end
   end
                                              else
   else
                                               va<=a;</pre>
   begin
   ra=0;rb=0;rc=0;rd=0;
                                          always @ (posedge clk)
   end
                                           begin
   task sort;
                                               sort(va,vc);
     inout[7:0] x,y;
                                               sort(vb,vd);
     reg[7:0] tmp;
                                               sort(va, vb);
     if(x>y)
                                               sort(vc,vd);
      begin
                                               sort(vb,vc);
```

```
d={$random}%256;
   {ra,rb,rc,rd}={va,vb,vc,vd};
end
                                             end
task sort;
                                             #100 $stop;
inout[7:0] x, y;
reg[7:0] tmp;
                                             sort.1
  if(x>y)
                                        sort1(.a(a),.b(b),.c(c),.d(d),.ra(ra
                                        ),.rb(rb),.rc(rc),.rd(rd),.reset(res
    begin
                                        et));
     tmp=x:
     x=y;
                                          endmodule
     y=tmp;
                                        `timescale 1ns/1ns
    end
endtask
                                        `define clk cycle 50
endmodule
                                        module Test72;
***********
                                          reg [7:0] a;
                                          wire [7:0] ra, rb, rc, rd;
      测试文件 Test71.v & Test72.v
**********
                                          reg clk, reset;
`timescale 1ns/1ns
                                          always #`clk cycle clk= ~clk;
module Test71;
                                          initial
 reg[7:0] a,b,c,d;
                                           begin
 wire[7:0] ra, rb, rc, rd;
                                             a=0;
                                             clk=1;
 reg reset;
                                             reset =1;
 initial
                                             #100 reset=0;
    begin
                                             repeat(50)
         a=0; b=0; c=0; d=0;
                                              begin
         reset=1;
                                                #100 a={$random}%256;
         #100 reset=0;
                                               end
     repeat(50)
                                             #100 $stop;
    begin
                                           end
      #100
              a={$random}%256;
                                           sort2
              b={$random}%256;
                                        sort2(clk,reset,ra,rb,rc,rd,a);
              c={$random}%256;
                                          endmodule
```

- (1)第一种方法需要8个对外端口,分别为4个8位的输入端口和4个8位的输出端口。 第二种方法需要7个对外端口,分别是1个8位数据输入端口,1个时钟,1个复位端口和4个8位输出端口。
- (2)两种方法中,都要把输入的 4 个数据储存在内部的四个存储器中,对这四个存储器的数据进行冒泡排序,再将这四个储存器中的已经排序完成的数据输出。不同之处在于第一种方法直接将输入的数据储存起来。而第二种方法则每进来一个数据进行一次储存和一次排序。
- (3)冒泡排序的算法可以通过比较和数据对换位置实现。其中数据对换位置的功能多次重复使用,可以由一个任务来完成。

#### 4. 实验结果

波形: 仿真结束后得到的波形如下图所示:

| <b>4</b>                      | Msgs                                                           |             |                                  |                                        |                 |                                       |          |                                        |
|-------------------------------|----------------------------------------------------------------|-------------|----------------------------------|----------------------------------------|-----------------|---------------------------------------|----------|----------------------------------------|
| <b>∓</b> - <b>∜</b> /Test71/a | 10101001                                                       | 00000000    |                                  | 00100100                               | 10001101        | 01110110                              | 11000110 | 00010010                               |
| <b></b> /Test71/b             | 10100001                                                       | 00000000    |                                  | 10000001                               | 01100101        | 00111101                              | 11000101 | 10001111                               |
|                               | 10001110                                                       | 00000000    |                                  | 00001001                               | 00010010        | 11101101                              | 10101010 | 11110010                               |
|                               | 11111011                                                       | 00000000    |                                  | 01100011                               | 00000001        | 10001100                              | 11100101 | 11001110                               |
|                               | 10001110                                                       | 00000000    |                                  | 00001001                               | 00000001        | 00111101                              | 10101010 | 00010010                               |
| <b></b>                       | 10100001                                                       | 00000000    |                                  | 00100100                               | 00010010        | 01110110                              | 11000101 | 10001111                               |
|                               | 10101001                                                       | 00000000    |                                  | 01100011                               | 01100101        | 10001100                              | 11000110 | 11001110                               |
|                               | 11111011                                                       | 00000000    |                                  | 10000001                               | 10001101        | 11101101                              | 11100101 | 11110010                               |
| /Test71/reset                 | 0                                                              |             |                                  |                                        |                 |                                       |          |                                        |
|                               |                                                                |             |                                  |                                        |                 |                                       |          |                                        |
|                               |                                                                |             |                                  |                                        |                 |                                       |          |                                        |
| △ 🐺 💿 Now                     | 5200 ns                                                        | 111111111   | 200                              | liiiiiiiiiiiiiiiiiiiiiiiiiiiiiiiiiiiii | 4/              | 1   1   1   1   1   1   1   1   1   1 |          | iliiiiiiiiiil<br>00 ns                 |
| △ ■ ● Now                     | 5200 ns                                                        | 15 TS       | 200                              | ) ns                                   | 40              | 00 ns                                 | 6        | 00 ns                                  |
| Now                           | 5200 ns<br>Msgs                                                | 15 <u> </u> | 200                              | ) ns                                   | 40              | 00 ns                                 | 6        | 11 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 |
| Now  Now  ↑ /Test72/a         |                                                                | 00000000    | 200                              | ) ns<br>00001101                       | 40              | 00 ns                                 | 01110111 | 00 ns                                  |
| <b>%</b> 1+                   | Msgs                                                           | 00000000    | 200                              |                                        | 40              |                                       |          |                                        |
|                               | Msgs 00001011                                                  | 00000000    |                                  |                                        | 4(              |                                       |          | (11101000                              |
| ↑ /Test72/a                   | Msgs<br>00001011<br>11001010                                   | 00000000    | 00000000                         |                                        | 4(              |                                       | 01110111 | (11101000                              |
|                               | Msgs<br>00001011<br>11001010<br>11111001                       | 00000000    | 00000000                         |                                        | 40<br>200001101 | 111111001                             | 01110111 | (11101000 )<br>(00001101               |
|                               | Msgs<br>00001011<br>11001010<br>11111001<br>11111010           | 00000000    | 00000000<br>00000000<br>00000000 |                                        |                 | 111111001                             | 01110111 | (11101000 )<br>(00001101               |
|                               | Msgs<br>00001011<br>11001010<br>11111001<br>11111010<br>111111 | 00000000    | 00000000<br>00000000<br>00000000 |                                        |                 | 111111001                             | 01110111 | (11101000 )<br>(00001101               |
|                               | Msgs<br>00001011<br>11001010<br>11111001<br>11111010<br>111111 | 00000000    | 00000000<br>00000000<br>00000000 |                                        |                 | 111111001                             | 01110111 | (11101000 )<br>(00001101               |

从第一组波形中可以看出,每次输入一组 a, b, c, d, 都会输出一组 ra, rb, rc, rd。 并且有 ra<rb<rc>rc<rd。符合题目要求。

从第二组波形中可以看出,每次比较完成需要四个时钟周期来把四个数据全部输入。在每个时钟周期中都进行了一次比较,每次都把最大的数移到 rd 的位置上。在四个时钟周期完成后,有 ra<rb<rc>rc<rd。符合题目要求。

#### 5. 实验总结

本次实验是 Verilog 上机的第七个实验,分别完成了对并行输入数据和串行输入数据的冒泡排序以及并行输出。从效率上来说方法一的效率比较高,因为只需要进行一次比较,需要时间短。但是方法二完成了串行转并行的数据变换工作,比方法一的功能更强,并且由于采用了串行输入,其接口比第一种要少很多,节省了硬件资源。

# 实验八 利用有限状态机进行时序逻辑的设计

#### 1. 实验目的

- (1) 掌握利用有限状态机实现一般时序逻辑分析的方法;
- (2) 掌握用 Verilog 编写可综合的有限状态机的标准模板;
- (3) 掌握用 Verilog 编写状态机模块的测试文件的一般方法

#### 2. 实验内容

设计一个串行数据检测器。

要求:连续4个或以上为1时输出为1,其他输入情况下为0.编写测试模块对设计的模块进行各种层次的仿真,并观察波形,编写实验报告。

代码:

```
**********
             Detector.v
**********
module detector(in,out,clk,reset);
 input in,clk,reset;
 output out;
 reg[2:0] state;
 wire out;
 parameter IDLE='d0, A='d1, B='d2,
C='d3, D='d4;
 always @ (posedge clk)
   if(!reset)
      begin
       state=IDLE;
      end
   else
      casex(state)
       IDLE: if(in==1)
               begin
                state=A;
               end
       A: if(in==1)
            begin
             state=B;
            end
         else
            begin
                                      endmodule
            state=IDLE;
            end
       B: if(in==1)
            begin
```

```
state=C;
            end
        else
            begin
             state=IDLE;
            end
       C: if(in==1)
            begin
              state=D;
            end
        else
            begin
            state=IDLE;
            end
       D: if(in==1)
            begin
              state=D;
            end
        else
            begin
             state=IDLE;
            end
       default:state=IDLE;
     endcase
assign out=(state==D)? 1:0;
```

```
***********
                                            begin
           测试文件 Test8.v
                                             clk=0;
                                             reset=1;
`timescale 1ns/1ns
                                             #10 reset=0;
module Test8;
                                             #100 reset=1;
 reg clk, reset, in;
                                             #1000 $stop;
 wire out;
                                            end
 always #10 clk= ~clk;
                                       detector
 always @ (posedge clk)
                                       detector(in,out,clk,reset);
    in = {\$random} \%2;
 initial
                                            endmodule
```

本题可以用一个有限状态机,每连续出现一个1状态跳转一次。当连续4个或4个以上1时,锁定在某个状态,并且输出1,在这之后若出现1,继续锁定在此状态,若出现0,回到最初没有一个有效输入的状态。其状态转移图如下:



#### 4. 实验结果

仿真得到的波形如图所示:



从波形中可以看出,当出现4个或4个以上连1的时候,输出1,否则输出为0,符合要求。

#### 5. 实验总结

序列检测器是经典的状态机设计题目,掌握了序列检测器有助于更好地理解状态机的设计方法。更熟练地编写状态机,为以后设计大型系统打下基础。通过这次实验我想我基本掌握了小状态机的设计方法,感觉写 Verilog 程序熟练了很多。

# 实验九 利用状态机实现比较复杂的接口设计

#### 1. 实验目的

- (1) 学习运用由状态机控制的逻辑开关,设计出一个比较复杂的接口逻辑;
- (2) 在复杂设计中使用任务(task)结构,以提高程序的可读性;
- (3) 加深对可综合模块的认识。

#### 2. 实验内容

参考第二部分 15 章的例 15.2,编写可综合模块把符合  $I^2C$  串行总线要求的地址和数据信号,在只有 sda 和 scl 两个信号的前提下转换为并行的数据和地址信号。

代码如下:

```
end
                                            always @ (posedge sda)
            test9 out16hi.v
**********
                                              if(scl)
module out16hi(scl,sda,outhigh);
                                                 begin
 input scl,sda;
                                                   EndFlag<=1;
 output[15:0]outhigh;
                                                   StartFlag<=0;</pre>
 reg[8:0]mstate;
                                                  $monitor($time,
 reg[7:0]pdata,pdatabuf;
                                          "(3) startflag= EndFlag=1
                                          scl=, sda=", StartFlag, EndFlag, scl, sda
 reg[7:0]outhigh;
 reg StartFlag,EndFlag;
                                          );
                                                   pdatabuf<=pdata;
 always@(negedge sda)
                                                 end
   begin
                                              else
     if(scl)
                                               begin
                                                   EndFlag<=0;</pre>
      begin
        StartFlag<=1;
                                                    $monitor($time,
        EndFlag<=0;</pre>
                                          "(4) startflag=, EndFlag=0
        $monitor($time,
                                          scl=, sda=", StartFlag, EndFlag, scl, sda
"(1)startflag=1
                                          );
endflag=?scl=,sda=",StartFlag,EndFla
                                                  end
g,scl,sda);
                                            parameter ready=9'b0_0000_0000,
                                                     sbit0=9'b0 0000 0001,
       end
                                                     sbit1=9'b0 0000 0010,
     else if(EndFlag)
                                                     sbit2=9'b0 0000 0100,
      begin
       StartFlag<=0;
                                                     sbit3=9'b0 0000 1000,
                                                     sbit4=9'b0_0001_0000,
$monitor($time ,"(2)startflag=
                                                     sbit5=9'b0 0010 0000,
EndFlag=1
                                                     sbit6=9'b0_0100_0000,
                                                     sbit7=9'b0 1000 0000,
scl=, sda=", StartFlag, EndFlag, scl, sda
);
                                                     sbit8=9'b1_0000_0000;
      end
```

```
always@(pdatabuf)
                                            $monitor($time, ,"sda=",sda,StartFla
       begin
       outhigh <= pdatabuf;
                                            g, EndFlag);
     end
                                                       sbit4:begin
                                                         mstate<=sbit5;</pre>
                                                          pdata[3]<=sda;
     always@(posedge scl)
                                                         $display("I am in
       if(StartFlag)
                                            sdabit4");
       case (mstate)
         sbit0:begin
                                            $monitor($time, ,"sda=",sda,StartFla
            mstate<=sbit1;</pre>
            pdata[7] <= sda;</pre>
                                            g, EndFlag);
            $display("I am in
                                                       end
sdabit0");
                                                       sbit5:begin
                                                         mstate<=sbit6;</pre>
$monitor($time, ,"sda=",sda,StartFla
                                                          pdata[2]<=sda;
g,EndFlag);
                                                         $display("I am in
                                            sdabit5");
$monitor($time, ,"pdata[7]=",pdata[7
]);
                                            $monitor($time, ,"sda=",sda);
           end
                                                       end
           sbit1:begin
                                                       sbit6:begin
            mstate<=sbit2;</pre>
                                                         mstate<=sbit7;</pre>
            pdata[6]<=sda;
                                                          pdata[1]<=sda;
            $display("I am in
                                                         $display("I am in
sdabit1");
                                            sdabit6");
$monitor($time, ,"sda=",sda,StartFla
                                            $monitor($time, ,"sda=",sda,StartFla
g, EndFlag);
                                            g, EndFlag);
          end
                                                       end
                                                       sbit7:begin
          sbit2:begin
            mstate<=sbit3;</pre>
                                                         mstate<=sbit8;</pre>
            pdata[5]<=sda;</pre>
                                                        pdata[0]<=sda;</pre>
            $dispaly("I am in
                                                        $display("I am in
sdabit2");
                                            sdabit7");
$monitor($time, ,"sda=",sda,StartFla
                                            $monitor($time, ,"sda=",sda,StartFla
g,EndFlag);
                                            g,EndFlag);
                                                      end
           end
           sbit3:begin
                                                      sbit8:begin
            mstate<=sbit4;</pre>
                                                        mstate<=sbit0;</pre>
            pdata[4]<=sda;
                                                        $display("I am in
            $display("I am in
                                            sdatop");
sdabit3");
```

```
$monitor($time, ,"sda=",sda,StartFla
                                           forever
g, EndFlag);
                                            begin
                                              #2 sda=1;
         end
         default: mstate<=sbit0;</pre>
                                              #30 sda=0;
        endcase
                                              #20 sda={$random}%2; //1
      else mstate<=sbit0;</pre>
                                              #50 sda=sda;
      endmodule
                                              #50 sda={$random}%2; //2
                                              #50 sda=sda;
***********
                                              #50 sda={$random}%2; //3
                                              #50 sda=sda;
          测试文件 test9_tb.v
                                              #50 sda={$random}%2;
`timescale 1ns/1ns
                                              #50 sda=sda;
`define halfperiod 50
                                              #50 sda={$random}%2; //5
module test9 tb;
                                              #50 sda=sda;
                                              #50 sda={$random}%2; //6
                                              #50 sda=sda;
 reg scl, sda;
 wire[7:0] outhigh;
                                              #50 sda={$random}%2; //7
                                              #50 sda=sda;
 initial
                                              #50 sda={$random}%2; //8
   begin
                                              #50 sda=sda;
                                              #50 sda=0;
     scl=1;
                                              #70 sda=1; //
   end
                                              #80 sda=1; //
   initial
                                            end
   begin
                                            out16hi
      #(`halfperiod*100) $stop;
                                         m2(.scl(scl),.sda(sda),.outhigh(outh
                                         igh));
   always#(`halfperiod) scl=~scl;
   initial
                                            endmodule
```

#### 3. 仿真波形

实验结束后仿真波形如下图所示:



由上图可以看出, scl 为高电平时, sda 由高变低, 串行数据流开始; scl 为高电平时, sda 由低变高, 串行数据流结束, 并把接收数据并行输出到 outhigh, 符合设计要求。

#### 4. 实验总结

通过这次实验,我设计了简单的串并转换通信协议,进一步加深了状态机的理解与应用。

# 实验十 通过模块实例调用实现大型系统的设计

#### 1. 实验目的

- (1) 掌握和学习大型系统的嵌套和模块化的实例;
- (2) 了解大型系统设计的得层次化、结构化解决办法的技术基础;
- (3) 学习数据总线在模块实际中的应用和控制,掌握复杂接口模块设计的技术基础;
- (4) 学习和掌握用工程概念来编写较为完整的测试模块,做到接近真实的完整测试。

#### 2. 实验内容

通过申请CPU中断后取得数据进行处理,并把处理的结果通过同一条数据总线返回CPU的模块.具体的时序参数和CPU中断的响应时间和读写时序完全相同。

代码:

代码:实验所使用的代码如下:

```
ex10_P_S.v
`define YES 1
`define NO 0
module
ex10 P S(Dbit out, link S out, data, nG
et AD data, clk);
   input clk;
   input nGet_AD_data;
   input [7:0] data;
   output Dbit_out;
   output link S out;
   reg[3:0] state;
   reg[7:0] data_buf;
   reg link_S_out;
   reg d buf;
   reg finish flag;
   assign
Dbit_out=(link_S_out)?d_buf:0;
   always@(posedge clk or negedge
nGet AD data)
       if(!nGet AD data)
          begin
            finish flag<=0;
                                                   end
```

```
state<=9;
     link_S_out<=`NO;
     d buf<=0;</pre>
     data buf<=0;
   end
e1 se
   case (state)
9: begin
   data buf<=data;</pre>
   state<=10;
   link S out<=`NO;
10: begin
   data_buf<=data;</pre>
   state<=0;
   link_S_out<=`NO;
 end
0: begin
   link_S_out<=`YES;
   d buf<=data buf[7];</pre>
   state<=1;
 end
1: begin
   d_buf<=data_buf[6];</pre>
   state<=2;
 end
2: begin
   d buf<=data buf[5];</pre>
   state<=3;
```

```
3: begin
                                             assign Dbit_in=~Dbit_out;
          d_buf<=data_buf[4];</pre>
          state<=4;
                                         endmodule
                                          ***********
      4: begin
          d_buf<=data_buf[3];</pre>
                                                        ex10_S_P.v
          state<=5;
        end
                                          `define YES 1
      5: begin
                                          `define NO 0
          d_buf<=data_buf[2];</pre>
          state<=6;
        end
                                         module
       6: begin
                                         ex10_S_P(data,Dbit_in,Dbit_ena,clk);
          d_buf<=data_buf[1];</pre>
          state<=7;
                                             output[7:0] data;
                                             input Dbit in, Dbit ena, clk;
        end
      7: begin
          d buf<=data buf[0];</pre>
                                             reg[7:0] data buf;
          state<=8;
                                             reg[3:0] state;
        end
                                             reg p_out_link;
      8: begin
          link S out<=`NO;</pre>
                                             assign
          state<=4'b1111;
                                         data=(p out link==`YES)?data buf:8'b
          finish flag<=1;</pre>
                                         z;
        end
      default: begin
                                             always@(negedge clk)
               link S out<=`NO;
                                                if(Dbit ena)
               state<=4'b1111;
                                                    case (state)
                                                       0: begin
             end
      endcase
                                                           p out link<=`NO;</pre>
endmodule
                                         data_buf[7] <= Dbit_in;</pre>
                                                           state<=1;
***********
                                                         end
                                                       1: begin
            ex10_process.v
**********
module
                                         data buf[6]<=Dbit in;</pre>
ex10 process(Dbit out, link S out, Dbi
                                                           state<=2;
t_in);
                                                         end
                                                       2: begin
   input Dbit_out;
   inout link_S_out;
                                         data_buf[5]<=Dbit_in;</pre>
   output Dbit in;
                                                           state<=3;
                                                         end
```

```
3: begin
                                       it_ena,nGet_AD_data,Dbit_in,clk);
data_buf[4]<=Dbit_in;</pre>
                                           input nGet_AD_data;
                state<=4;
                                           input use_p_in_bus;
              end
                                           input clk;
             4: begin
                                           inout [7:0] databus;
                                           output Dbit out;
data_buf[3]<=Dbit_in;</pre>
                                           output Dbit_ena;
                                           output Dbit in;
                state<=5;
              end
             5: begin
                                           wire clk;
                                           wire nGet_AD_data;
data_buf[2]<=Dbit_in;</pre>
                                           wire Dbit_out;
                state<=6;
                                           wire Dbit_ena;
              end
                                           wire Dbit_in;
             6: begin
                                           wire[7:0] data;
data buf[1]<=Dbit in;</pre>
                                           assign
                state<=7;
                                       databus=(!use_p_in_bus)?data:8'bzzzz
              end
                                       _zzzz;
             7: begin
                                           ex10 P S
data buf[0]<=Dbit in;</pre>
                                       m0( .Dbit out(Dbit out),.link S out(
                state<=8;
                                       Dbit_ena),.data(databus),
              end
                                                           .nGet_AD_data(nG
             8: begin
                                       et_AD_data),
               p_out_link<=`YES;</pre>
                                                           .clk(clk));
                state<=4'b1111;
                                          ex10 process
                                       m( .Dbit_out(Dbit_out),.link_S_out(
             default: state<=0;</pre>
                                       Dbit_ena),.Dbit_in(Dbit_in));
         endcase
                                           ex10_S_P
      else
                                       m1( .data(data),.Dbit_in(Dbit_in),.D
         begin
                                       bit_ena(Dbit_ena),.clk(clk));
             p_out_link<=`YES;</pre>
             state<=0;
                                       endmodule
         end
                                        ***********
endmodule
                                                       test.v
                                        ***********
**********
                sys.v
                                        `timescale 1ns/1ns
**********
                                       module ex10 tb;
sys(databus,use_p_in_bus,Dbit_out,Db
                                           reg clk;
```

```
reg[7:0] data buf;
   reg nGet AD data, D Pin ena;
   wire[7:0] data;
   wire Dbit_ena,Dbit_in;
   assign
data=(D Pin ena)?data buf:8'bz;
   initial
      begin
          clk=0;
          nGet AD data=1;
          data buf=8'b1001 1001;
          D_Pin_ena=0;
       end
   initial
      begin
       repeat(10)
          begin
            #(100*14+{$random}%23)
nGet AD data=0;
```

```
#(112+{$random}%12)
nGet AD data=1;
            #({$random}%50)
D_Pin_ena=1;
#(100*3+{$random}%5)D Pin ena=0;
            #333
data_buf=data_buf+1;
\#(100*11+\{\$random\}\$1000);
          end
       end
   always #(50+$random%2) clk=~clk;
ms( .databus(data),.use_p_in_bus(D_P
in_ena),.Dbit_out(Dbit_out),.Dbit en
a(Dbit_ena),.nGet_AD_data(nGet_AD_da
ta),.Dbit_in(Dbit_in),.clk(clk));
endmodule
```

把任务分为分为四个模块:

模块 ex10\_P\_S: 在时钟节拍下实现并行字节数据向字节位流的转变,并产生相应字节位流的有效信号。

模块 ex10\_S\_P: 实现字节位流向并行数据的转换

模块 ex10\_process:模拟 CPU 对总线数据的运算,实现输入字节位流的处理,并输出字节位流,本实验中为取反。

模块 4: 把三个独立的逻辑模块 ex10\_P\_S、ex10\_process、ex10\_S\_P 合并到一个可综合的模块里,使两者的并行总线统一,配合有关信号,进行分时的输入输出。

#### 4. 实验结果

仿真得到的波形时序如下图所示:



clk 为时钟信号,data\_buf 是待处理的并行数据,nGet\_AD\_Data 是取并行数据控制信号线,D\_Pin\_ena 是并行总线用于输入数据的控制信号, Dbit\_ena 是字节位流使能信号, Dbit\_out 是未处理的串行字节位流,Dbit\_in 是 CPU 取反处理后的数据,Data 是最终的并行输出。

由图可见,时序满足了通过一条数据总线 CPU 进行数据输入、处理、输出的设计要求。

#### 5. 实验总结

本次实验以 CPU 总线的数据转换为例,为我积累了设计可靠接收和发送接口的经验,受益匪浅。

### 实验十一 简单卷积器的设计

#### 1. 实验目的

- (1) 学习和掌握高速计算逻辑状态机的控制基本方法;
- (2) 了解计算逻辑与存储器和 AD 模块的接口设计技术基础;
- (3) 进一步掌握数据总线在模块设计中的应用和控制。
- (4) 熟悉用工程概念来编写较完整的测试模块,做到接近真实的完整测试。

#### 2. 实验内容

模范示范的 AD 虚拟模块,编写 AD 变换器全功能的虚拟模块,编写完整的静态 RAM 虚拟模块,根据两种器件的时序设计符合工程要求的卷积器。

代码如下:

```
**********
                                               nbusy2,
             con3ad.v
                                               nbusy3;
**********
                                      reg[7:0]
                                               outdata;
                                      reg[10:0] address;
`timescale 1ns/100ps
                                           nconvst1,
                                      rea
module con3ad(indata, outdata,
                                            nconvst2,
address ,CLK, reset, start,
                                            nconvst3,
nconvst1, nconvst2, nconvst3,
                                            wr,
            nbusy1, nbusy2, nbusy3,
                                            enout1,
wr, enout1, enout2);
                                            enout2;
                                      reg[6:0] state;
input indata,
                                      reg[5:0] i;
      CLK,
                                      reg[1:0] j;
                                      reg[11:0] counter;
      reset.
                                      reg[23:0] line;
      start,
                                      reg[15:0] result;
      nbusy1,
      nbusy2,
                                      reg
                                               high;
      nbusy3;
                                      reg
                                                k;
                                                EOC1, EOC2, EOC3;
output outdata,
                                      rea
      address,
                                      parameter h1 = 1, h2 = 2, h3 = 3;
      nconvst1,
                                      parameter IDLE = 7'b0000001,
      nconvst2,
                                      READ_PRE = 7'b0000010,
      nconvst3.
                                               READ = 7'b0000100, CALCU
      wr,
                                      = 7'b0001000,
      enout1,
                                               WRREADY = 7'b0010000, WR =
      enout2;
wire[7:0] indata;
                                      7'b0100000,
                                               WREND = 7'b1000000;
wire
         CLK,
         reset,
         start,
                                      always @ (posedge CLK)
         nbusy1,
                                         begin
```

```
if(! reset)
                                           line <= {line[15:0],indata};</pre>
          begin
              state <= IDLE;</pre>
                                           state <= CALCU;</pre>
              counter <= 12'b0;</pre>
                                                                               end
                    <= 1;
              wr
                                                                            else
              enout1 <= 11;</pre>
                                           state <= READ PRE;</pre>
              enout2 <= 11;
                                                                        end
              outdata <= 8'bz;</pre>
                                                                    else if(j ==
              address <= 11'bz;</pre>
                                           2 && counter!=0)
              line <= 24'b0;
                                                                        begin
              result <= 16'b0;
              high <= 0;
                                           if(EOC2)
          end // end of "if
       else
                                           begin
          begin
                                                   <= {line[15:0], indata};
              case(state)
                                           line
              IDLE: if( start)
                         begin
                                           state <= CALCU;</pre>
                            counter
                                                                               end
<= 0;
                                                                            else
                            state <=
                                           state <= READ PRE;</pre>
READ PRE;
                                                else if(j == 3 && counter != 0)
                         end
                     else
                                                                        begin
                         state <=
                                           if(EOC3)
IDLE:
              READ PRE:
                          if(EOC1 ||
EOC2 || EOC3)
                                           begin
                            state <=
READ;
                                                   <= {line[15:0], indata};
                                           line
                         else
                                           state <= CALCU;</pre>
                            state <=
READ PRE;
                                                                               end
              READ: begin
                                                                            else
                         high <= 0;
                                           state <= READ PRE;
                         enout2 <= 1;
                         wr <= 1;
                                                                     else
                                                                            state
                         if(<del>j</del>==1)
                                           <= READ;
                            begin
                                                                 end
                                                          CALCU: begin
if(EOC1)
                                                                    result <=
                                           line[7:0] * h1 + line[15:8] * h2 +
begin
                                           line[23:16] * h3;
                                                                    state <=
```

```
WRREADY;
                                           if(counter[11] && counter[0])
                     end
              WRREADY: begin
                                           state <= IDLE;</pre>
                         wr <= 1;
                         address <=
                                           else    state <= READ PRE;</pre>
counter;
                                                                           end
                         if(k == 1)
                                                                            state
                                                                    else
state <= WR;
                                           <= WREND;
                         else
                                                                end
state <= WRREADY;</pre>
                                                         default:
                                                                     state <=
                     end
                                           IDLE;
              WR:
                                                         endcase // end of the
                     begin
                         if(! high)
                                           case
                                                      end // end of "else"
enout1 <= 0;
                                                   // end of "always"
                         else
                                           end
enout2 <= 0;
                         wr <= 0 ;
                                           always @(posedge CLK)
                         if( ! high)
                                              begin
outdata <= result[7:0];</pre>
                                                  if(! reset) i<=0;
                         else
                                                  else
outdata <= result[15:8];</pre>
                                                     begin
                         if(k==1)
                                                         if(i== 44) i <= 0;
                                                                   i <= i+1;
state <= WREND;</pre>
                                                         else
                         else
                                                      end
state <= WR;
                                               end
                     end
              WREND: begin
                                           always @(posedge CLK)
                                <= 1;
                                              begin
                         wr
                         enout1 <= 1;
                                                  if(i==4) j <= 2;
                         enout2 <= 1;
                                                  else if(i==10) j \ll 0;
                         if(k==1)
                                                  else if(i==19) j <= 3;
                            if(!
                                                  else if(i==25) j <= 0;
high)
                                                  else if (i = 34) i < 1;
                                                  else if(i==40) j <= 0;
                                begin
                                              end
high <= 1;
                                           always @(posedge CLK)
state <= WRREADY;</pre>
                                              begin
                                                  if(state == WRREADY ||
                                end
                            else
                                           state== WR || state== WREND)
                                                      if (k==1)  k <= 0;
                                begin
                                                                k <= 1;
                                                      else
                                                  else k \ll 0;
counter <= counter+1;</pre>
                                               end
```

```
reg clk,
always @(posedge CLK)
                                            reset,
   begin
                                            start,
      if(!reset) nconvst1 <= 1;</pre>
      else if(i== 0) nconvst1 <= 0;</pre>
                                         wire nbusy1,
      else if(i== 3) nconvst1 <= 1;</pre>
                                                nbusy2,
                                                nbusy3;
   end
always @(posedge CLK)
                                         wire
                                               nconvst1,
   begin
                                                nconvst2,
      if(!reset) nconvst2 <= 1;</pre>
                                                nconvst3;
      else if(i== 15) nconvst2 <=</pre>
                                         wire[7:0] indata;
                                         wire[7:0] outdata;
      else if(i== 18) nconvst2 <=</pre>
                                         parameter HALF PERIOD = 15;
1;
   end
                                         initial
always @(posedge CLK)
                                            begin
   begin
                                                clk = 1;
      if(!reset) nconvst3 <= 1;</pre>
                                                forever #HALF PERIOD
      else if(i==30) nconvst3 <= 0;</pre>
                                         clk=~clk;
      else if(i==33) nconvst3 <= 1;</pre>
                                            end
   end
                                         initial
always @(negedge CLK)
                                            begin
                                                reset = 1;
   begin
      EOC1 <= nbusy1;</pre>
                                                #110 reset = 0;
      EOC2 <= nbusy2;</pre>
                                                #140
                                                     reset = 1;
      EOC3 <= nbusy3;
                                            end
   end
                                         initial
endmodule
                                            begin
                                                start = 0;
**********
                                                rd = 1;
         测试文件 tb_con3ad.v
                                                #420 start = 1;
**********
                                                #120 start = 0;
`timescale 1 ns/100 ps
                                                #107600 start = 1;
                                                #150
                                                     start = 0;
module testcon3ad;
                                            end
wire wr,
      enin,
                                         assign enin = 1;
      enout1,
      enout2;
                                         con3ad
wire[10:0] address;
                                         con3ad( .indata(indata),     .outdata(
```

```
outdata), .address(address),
             .CLK(clk),
                               .res
              .start(start),
et(reset),
             .nconvst1(nconvst1),.nc
                                        ad 1(.nconvst(nconvst1),.nbusy(nbusy
onvst2(nconvst2),.nconvst3(nconvst3)
                                        1),.data(indata));
             .nbusy1(nbusy1), .nb
                                        ad 2(.nconvst(nconvst2),.nbusy(nbusy
                                        2),.data(indata));
usy2 (nbusy2), .nbusy3 (nbusy3),
             .wr(wr),
                               .enou
            .enout2(enout2));
                                        ad_3(.nconvst(nconvst3),.nbusy(nbusy
t1(enout1),
                                        3),.data(indata));
sram
ramlow( .Address(address), .Data(outd
                                        endmodule
ata),.SRW(wr),.SRG(rd),.SRE(enout1))
```

首先控制 A/D 变换器进行变换,从 A/D 变换器得到变换后的数字序列,然后对数字序列进行卷积,把结果存入 RAM 中。

#### 4. 实验结果

仿真得到的波形时序如图所示:



enout1、enout2 分别是存储卷积低、高字节结果 RAM 的片选信号,nconvst 给出 A/D 转换器的控制信号,start 高脉冲表示一次卷积运算的开始,nbusy 表示 A/D 转换器的忙/闲工作状态,结果由 outdata 存储。

时序符合题目的设计要求。

#### 5. 实验总结

通过这次实验我掌握了通过阅读器件手册、了解器件原理之后进行它们的行为建模,对我理解 A/D 转换的过程有极大的帮助。

# 实验十二 利用 SRAM 设计一个 LIFO

#### 1. 实验目的

- (1) 学习和掌握存取堆栈管理的状态机设计的基本方法;
- (2) 了解并掌握用储存器构成 LIFO 的接口设计的基本技术;
- (3) 用工程概念来编写完整的测试模块,达到完整测试覆盖。

#### 2. 实验内容

模仿书中例题的设计思路和方法,设计一个利用同类静态 RAM 的堆栈,即实现最大可达 1024 字节的 LIFO(Last In First Out)堆栈。

代码如下:

```
rd, wr;
              LIFO.v
                                     output
***********
`define SRAM SIZE 8
                                     inout[7:0] sram_data;
`timescale 1ns/1ns
                                     output[10:0] address;
module LIFO(
                                     reg[10:0] address;
         in data,
         out data,
                                     reg[10:0] lifo_wp,
         liford,
                                                lifo_rp;
         lifowr,
         nfull,
                                     reg[10:0]
                                                 lifo_wp_next,
                                                lifo_rp_next;
         nempty,
         address,
         sram_data,
                                                near_full, near_empty;
                                     reg
         rd,
                                     reg[3:0]
         wr,
                                                state;
         clk,
                                                 idle = 'b0000,
         rst);
                                     parameter
                                                read_ready = 'b0100,
                                                 read = 'b0101,
           liford, lifowr, clk,
input
rst:
                                                 read over = 'b0111,
                                                 write ready = 'b1000,
                                                 write = 'b1001,
input[7:0] in data;
output[7:0] out_data;
                                                 write over = 'b1011;
                                     always @(posedge clk or negedge rst)
reg[7:0]
           in data buf,
                                       if (~rst)
                                         state <= idle;
          out_data_buf;
output
           nfull, nempty;
                                          case (state)
           nfull, nempty;
                                            idle:
reg
```

```
if (lifowr==0 && nfull)
                                                               in_data_buf :
                state<=write ready;</pre>
                                            8'hzz;
             else if(liford==0 &&
nempty)
                state<=read ready;</pre>
                                            always @(state or liford or lifowr
             else
                                            or lifo_wp or lifo_rp)
                state<=idle;
                                               if (state[2] || ~liford)
                                                 address = lifo_rp;
                                               else if (state[3] || ~lifowr)
        read ready:
                state <= read;
                                                 address = lifo_wp;
                                               else
        read:
                                                 address = 'bz;
             if (liford == 1)
                state <= read over;</pre>
                                            assign out_data = (state[2]) ?
             else
                                                               sram_data : 8'bz;
                state <= read;</pre>
                                            always @ (posedge clk)
        read over:
                                               if (state == read)
                state <= idle;</pre>
                                                 out_data_buf <= sram_data;</pre>
                                            always @(posedge clk or negedge rst)
        write ready:
                state <= write;</pre>
                                               if (~rst)
                                               begin
        write:
                                                 lifo_rp <= -1;</pre>
             if (lifowr == 1)
                                                 lifo_rp_next <= -2;
                state <= write_over;</pre>
             else
                                               else if (state == read over)
                state <= write;</pre>
                                               begin
                                                 lifo_wp = lifo_rp;
                                                 lifo rp = lifo rp next;
        write over:
                state <= idle;
                                                 lifo_rp_next = lifo_rp_next -
                                            1;
        default: state<=idle;</pre>
                                                 lifo_wp_next = lifo_wp_next -
  endcase
                                            1;
                                               end
assign rd = ~state[2];
assign wr = (state == write) ?
                                            always @(posedge clk or negedge rst)
lifowr : 1'b1;
                                               if (~rst)
                                               begin
always @ (posedge clk)
                                                 lifo wp <= 0;
  if (~lifowr)
                                                 lifo_wp_next <= 1;</pre>
     in_data_buf <= in_data;</pre>
                                               end
                                               else if (state == write over)
assign sram data = (state[3]) ?
                                               begin
```

```
***********
     lifo_rp = lifo_wp;
     lifo wp = lifo wp next;
                                                      测试文件 Test12.v
     lifo_rp_next = lifo_rp_next +
1;
                                           `define lifo SIZE 8
                                           `include "sram.v"
     lifo wp next = lifo wp next +
1;
                                           `timescale 1ns/1ns
  end
                                          module Test12;
always @(posedge clk or negedge rst)
  if (~rst)
                                          reg [7:0]
                                                        in_data;
     near empty <= 1'b0;</pre>
                                                        liford, lifowr;
  else if (lifo rp == 0)
     near empty <= 1'b1;</pre>
                                          wire[7:0]
                                                        out data;
                                                       nfull, nempty;
  else
                                          wire
     near_empty <= 1'b0;</pre>
                                                        clk, rst;
                                          reg
always @ (posedge clk or negedge rst)
  if (~rst)
                                          wire[7:0]
                                                        sram data;
     nempty <= 1'b0;</pre>
                                          wire[10:0]
                                                        address;
  else if (near empty && state ==
                                          wire
                                                        rd, wr;
read)
     nempty <= 1'b0;</pre>
                                          reg [7:0]
  else if (state == write)
                                          data buf[`lifo SIZE:0];
     nempty <= 1'b1;</pre>
                                           integer index;
                                          initial clk=0;
always @ (posedge clk or negedge rst)
  if (~rst)
                                          always #25 clk=~clk;
     near full <= 1'b0;</pre>
  else if (lifo_wp == `SRAM_SIZE -
                                          initial
1)
                                             begin
     near_full <= 1'b1;</pre>
                                               liford=1;
                                               lifowr=1;
  else
     near full <= 1'b0;</pre>
                                               rst=1;
                                                #40 rst=0;
always @(posedge clk or negedge rst)
                                                #42 rst=1;
  if (~rst)
     nfull <= 1'b1;
                                                if (nempty)
  else if (near full && state ==
                                          $display($time, "Error: lifo be
                                           empty, nempty should be low.\n");
write)
     nfull <= 1'b0;</pre>
  else if (state == read)
                                                index = 0;
     nfull <= 1'b1;
                                                repeat(`lifo_SIZE) begin
                                                  data buf[index]=$random;
endmodule
                                                  write lifo(data buf[index]);
```

```
index = index + 1;
                                               $stop;
     end
                                           end
     if (nfull)
                                         LIFO lifo(
$display($time,"Error: lifo full,
                                                       .in_data(in_data),.out_
nfull should be low.\n");
                                          data(out data),
     repeat(2) write lifo($random);
                                                       .liford(liford),.lifowr
     #200
                                          (lifowr),
                                                       .nfull(nfull),.nempty(n
     index=0;
                                          empty),
                                                       .address(address),.sram
read_lifo_compare(data_buf[index]);
                                          _data(sram_data),
     if (~nfull)
                                                       .rd(rd), .wr(wr),
$display($time,"Error: lifo not
                                                       .clk(clk),.rst(rst)
full, nfull should be high.\n");
                                               );
     repeat(`lifo_SIZE-1) begin
                                         sram m1( .Address(address),
       index = index + 1;
                                                 .Data(sram data),
                                                 .SRG(rd),
read lifo compare(data buf[index]);
                                                  .SRE(1'b0),
     end
                                                  .SRW(wr));
     if (nempty)
                                          task write lifo;
$display($time,"Error: lifo be
                                          input [7:0] data;
empty, nempty should be low.\n");
                                         begin
                                                 in_data=data;
     repeat(2)
                                            #50
                                                 lifowr=0;
                                            #200 lifowr=1;
read lifo compare(8'bx);
                                            #50;
                                          end
     reset lifo;
                                          endtask
     repeat(`lifo_SIZE*2)
    begin
                                          task read_lifo_compare;
       data_buf[0] = $random;
                                          input [7:0] data;
       write_lifo(data_buf[0]);
                                         begin
                                            #50 liford=0;
read lifo compare(data buf[0]);
                                            #200 liford=1;
     end
                                                 if (out data != data)
                                                    $display($time,"Error:
     reset lifo;
                                          Data retrieved (%h) not match the
     read_lifo_compare(8'bx);
                                          one stored (%h). n,
     write_lifo(data_buf[0]);
                                                            out_data, data);
     read lifo compare(data buf[0]);
                                            #50;
```

| end                         | #40 rst=1; |
|-----------------------------|------------|
| endtask                     | end        |
|                             | endtask    |
| <pre>task reset_lifo;</pre> |            |
| begin                       | endmodule  |
| #40 rst=0;                  |            |

## 3. 设计思路

- (1) 本题需要在前面例题的基础之上进行编写。首先是要引用练习十一的附录 2 当中 SRAM 的模型。
- (2) 数据传输部分仅仅涉及 SRAM 与外部的通信,因此这部分内容可以直接将例题中的代码引用过来。
- (3) 需要进行修改的仅仅是如何产生对 SRAM 的地址这一部分。类似于原例题中的思路,我们用一个数组来对这个问题建立模型。通过四个指针的移动来完成地址的改变。其重要注意与例题中不同的是,lifo\_rp\_next 和 lifo\_wp\_next 的移动方向,随着输入指令 liford 和 lifowr 的不同而不同。
- (4) 由于编写的 LIFO 是从例题中的 FIFO 修改得到的,其对外接口都一样,因此仅需要直接调用例题中的测试文件即可完成测试。

# 4. 实验结果

仿真得到的波形主要有以下三个部分:

#### 【图1】



### 【图2】



#### 【图3】



图一是测试模块中的连续写部分,可以看出,随着每个写时钟的到来,SRAM 中从地址 0 开始依次写入数据。当写地址大于 7 时,输入的数据不再被写入 SRAM 中。

图二是测试模块中的连续读部分,可以看出,随着每个读时钟的到来,SRAM 中从地址 7 开始依次读出数据。当读地址小于 0 时,不再从 SRAM 中读出数据。

综合图一和图二可以看到,第一个读出的数据与第八个写入的数据相同,第二个读出的数据与第七个写入的数据相同,符合 LIFO 的要求。

图三是测试模块中写后读部分,可以看出,每次写入数据后,SRAM 中会存入数据。 下一个时钟周期里,再从 SRAM 中输出这个数据。

综上所述, 所编写的代码完成了要求的功能。

# 5. 实验总结

本次实验是 Verilog 最后一个上机实验,内容比较复杂,繁琐。虽然书中的例题已经解决了大部分问题,只需要改少量代码即能完成任务,在编写代码的过程中还是遇到了一些问题。

首先是读代码耗费了大量的时间。我用了一个多小时的时间读了例题中 FIFO 的主程序代码和测试文件代码,初步搞懂了程序的算法和设计思路。但是对于一些细节问题并没有特别深入的理解,仅仅是把计算 LIFO 读写指针这一部分研究的比较透彻,以便能够改动这部分代码。

接着是对 LIFO 的模型抽象过程中遇到了问题。由于 LIFO 与 FIFO 的规则不同,其指针的移动方向也不相同。而且判断堆栈的空和满的方式也不一样。

在修改代码的过程中,我们从例题出发,尝试改变了代码的结构,结果得到了不正确的结果。通过对于结果出现问题原因的分析,进一步理解了原例题中代码结构设定的方式。并且通过一个下午的调试,终于完成了这个工程。

# 附录

以下是实验十一和十二用到的两个模型 ADC 和 SRAM: \*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\* adc.v \*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\* `timescale 100 ps/100 ps module adc (nconvst, nbusy, data); input nconvst; output nbusy; output data; reg[7:0] databuf,i; nbusy; reg wire[7:0] data; **reg**[7:0] data mem[0:255]; reg link\_bus; integer tconv, t5, t8, t9, t12; integer wideth1, wideth2, wideth; always @(negedge nconvst) begin tconv = 9500+{\$random} %500; t5 = {\$random} %1000; t8 = 200; t9 = 100+{\$random} %900; t12 = 2500;end initial begin \$readmemh("adc.data", data mem); i = 0;nbusy = 1; $link_bus = 0;$ end assign data = link bus ? databuf : 8'bzz;

```
always @(negedge nconvst)
   fork
      \#t5 nbusy =0;
      @(posedge nconvst)
          begin
             #tconv nbusy= 1;
          end
   join
always @(negedge nconvst)
   begin
      @(posedge nconvst)
          begin
             #(tconv-t8) databuf = data_mem[i];
          end
      if(wideth <10000 && wideth>500)
         begin
             if(i==255) i=0;
             else
                   i=i+1;
          end
      else i = i;
   end
always @ (negedge nconvst)
   fork
                                  @(posedge nconvst)
      #t9 link_bus= 1'b0;
          begin
             #(tconv-18) link_bus=1'b1;
          end
   join
always @ (posedge nbusy)
   begin
      #t12;
      if(!nconvst)
          begin
             $display("Warning! SHA Acquisition Time is too short! ");
          end
      //else $display(" SHA Acquisition Time is enough! ");
   end
```

```
always @ (negedge nconvst)
  begin
     wideth= $time;
     @(posedge nconvst) wideth= $time-wideth;
     if(wideth <= 500 || wideth > 10000)
       begin
          $display ("nCONVST Pulse Width = %d", wideth);
          $display ("Warning! nCONVST Pulse Width is too narrow or too
wide!");
       // $stop;
       end
  end
endmodule
   ***********************
                            sram.v
   *************************
`timescale 1ns/1ns
/****************************
* File Name : sram.v
* Function
               : 2K*8bit Asynchronous CMOS Static RAM
**************************
/******************************
* Module Name
                : sram
* Description
                : 2K*8bit Asynchronous CMOS Static RAM
* Reference
                   : HM-65162 reference book
*****************************
/****************************
* sram is a Verilog HDL model for HM-65162,2K*8bit Asynchronous CMOS Static
* RAM. It is used in simulation to substitute the real RAM to verify whether
* the writing or reading of the RAM is OK. This module is a behavioral model
* for simulation only, not synthesizable. It's writing and reading function
* are verified.
```

```
********
**************
//----sram.v ------
module sram(Address, Data, SRG, SRE, SRW);
input [10:0] Address;
         SRG, // Output enable
input
       SRE, // Chip enable
       SRW; // Write enable
inout [7:0] Data; // Bus
wire [10:0] Addr = Address;
reg [7:0] RdData;
reg [7:0] SramMem [0:'h7ff];
         RdSramDly, RdFlip;
reg
wire [7:0] FlpData, Data;
     WR flag; //To judge the signals according to the specification of HM-
65162
integer
         i;
          RdSram = ~SRG & ~SRE;
wire
wire
          WrSram = ~SRW & ~SRE;
reg [10:0] DelayAddr;
reg [7:0] DelayData;
       WrSramDly;
rea
integer file;
assign FlpData = (RdFlip) ? ~RdData : RdData;
assign Data = (RdSramDly) ? FlpData: 'hz;
//²ÎÊýĐò°Å;¢×î´ó»ò×îĐ;;¢²ÎÊý°¬Òå
parameter TAVQV=90, //2
                               Address access time
                         (max)
      TELQV=90, //3
                         (max) Chip enable access time
      TELQX=5, //4
                         (min) Chip enable output enable
                                                     time
      TGLQV=65, //5
                         (max) Output enable access time
      TGLQX=5, //6
                         (min) Output inable output enable time
      TEHQZ=50, //7
                         (max) Chip enable output disable time
      TGHQZ=40, //8
                         (max) Output enable output disable time
      TAVQX=5; //9
                         (min) Output hold from address change
/**********************************/
```

```
parameter TAVWL=10, //12
                            (min) Address setup time,
       TWLWH=55, //13
                             (min) Chip enable pulse setup time,
                                   //write enable pluse width,
       TWHAX=15, //14
                            (min10) Write enable read setup time,
                                      //¶ÁÉÏÉýÑØ° όμØÖ•±£Áôʱ¼ä
                            (max) Write enable output disable time
       TWLQZ=50,
                 //16
       TDVWH=30, //17
                            (min) Data setup time
       TWHDX=20, //18
                            (min15) Data hold time
       TWHQX=20, //19
                            (min0) Write enable output enable time, 0
       TWLEH=55,
                //20
                            (min) Write enable pulse setup time
       TDVEH=30, //21
                            (min) Chip enable data setup time
       TAVWH=70; //22
                            (min65) Address valid to end of write
initial
 begin
     file=$fopen("ramlow.txt");
     if(!file)
   begin
       $display("Could not open the file.");
       $stop;
   end
 end
initial
 begin
   for (i=0 ; i<'h7ff ; i=i+1)</pre>
     SramMem[i] = i;
 // $monitor($time,,"DelayAddr=%h,DelayData=%h",DelayAddr,DelayData);
 end
initial RdSramDly = 0;
initial WR flag=1;
always @(posedge RdSram) #TGLQX RdSramDly = RdSram;
always @ (posedge SRW)
                     #TWHQX RdSramDly = RdSram;
always @(Addr)
     begin
    #TAVQX;
    RdFlip = 1;
    #(TGLQV - TAVQX);
                      //address access time
    if (RdSram)
                 RdFlip = 0;
```

end

```
always @ (posedge RdSram)
     begin
    RdFlip = 1;
    #TAVQV; // Output enable access time
    if (RdSram) RdFlip = 0;
     end
always @(Addr)
                  #TAVQX RdFlip = 1;
always @ (posedge SRG)
                      #TEHQZ RdSramDly = RdSram;
always @ (posedge SRE)
                      #TGHQZ RdSramDly = RdSram;
                      #TWLQZ RdSramDly = 0;
always @ (negedge SRW)
always @(negedge WrSramDly or posedge RdSramDly) RdData = SramMem[Addr];
#TAVWL DelayAddr = Addr; //Address setup
always @(Addr)
always @(Data)
              #TDVWH DelayData = Data; //Data setup
always @(WrSram) #5 WrSramDly =WrSram;
always @ (Addr or Data or WrSram) WR flag=1;
always @ (negedge SRW )
      begin
        #TWLWH;
                    //Write enable pulse width
        if (SRW)
         begin
             WR flag=0;
             $display("ERROR! Can't write!
                      Write enable time (W) is too short!");
         end
      end
always @(negedge SRW)
      begin
        #TWLEH;
                    //Write enable pulse setup time
        if (SRE)
         begin
             WR flag=0;
             $display("ERROR! Can't write! Write enable
                        pulse setup time (E) is too short!");
         end
      end
```

```
always @(posedge SRW)
     begin
                        //Write enable read setup time
          if(DelayAddr !== Addr)
           begin
                WR flag=0;
                $display("ERROR! Can't write!
                        Write enable read setup
                                                   time is too short!");
            end
      end
always @(Data)
  if (WrSram)
    begin
        #TDVEH;
                       //Chip enable data setup time
        if (SRE)
          begin
              WR_flag=0;
              $display("ERROR! Can't write!
                     Chip enable Data setup time is too short!");
          end
    end
always @(Data)
 if (WrSram)
   begin
       #TDVEH;
       if (SRW)
         begin
             WR_flag=0;
             $display("ERROR! Can't write!
                    Chip enable Data setup time is too short!");
         end
   end
always @(posedge SRW)
 begin
                    //Data hold time
      #TWHDX;
      if(DelayData !== Data)
      $display("Warning! Data hold time is too short!");
 end
always @(DelayAddr or DelayData or WrSramDly)
```

```
\textbf{if} \ (\texttt{WrSram \&\&WR\_flag})
 begin
      if(!Addr[5])
        begin
            #15 SramMem[Addr]=Data;
           // $display("mem[%h]=%h",Addr,Data);
            $fwrite(file, "mem[%h]=%h ", Addr, Data);
            if(Addr[0]&&Addr[1]) $fwrite(file,"\n");
        end
      else
        begin
            $fclose(file);
            $display("Please check the txt.");
            //$stop;
        end
 end
```

endmodule